固定仮想プラットフォーム VE および MPS FVP リファレンスガイド

バージョン 1.4


List of Topics

表記規則とフィードバック
はじめに
システムモデルについて
VE FVP について
MPS FVP について
MPS ハードウェア
MPS FVP
固定仮想プラットフォームの使い方
FVP デバッグ
Model Shell を使用した FVP の起動
VE および MPS FVP の設定
VE FVP でのアプリケーションのロードと実行
VE CLCD ウィンドウの使用
MPS 視覚化ウィンドウの使用
VE FVP の Ethernet
システムモデルによる端末の使用
仮想ファイルシステム
ビルド済みの FVP での VFS の使用
VE FVP に関するプログラマ用リファレンス
VE モデルメモリマップ
VE モデルパラメータ
VE マザーボードのペリフェラルパラメータ
VE カラー LCD コントローラのパラメータ
VE Ethernet のパラメータ
VE システムコントローラのパラメータ
VE システムレジスタのブロックパラメータ
VE UART のパラメータ
VE ウォッチドッグパラメータ
VE マザーボード仮想コンポーネントパラメータ
VE フラッシュローダパラメータ
VE ホストブリッジパラメータ
VE マルチメディアカードのパラメータ
VE 端末のパラメータ
VE VFS2 のパラメータ
VE 視覚化パラメータ
FVP_VE_Cortex-A15xn CoreTile パラメータ
ARMv8-A AEM パラメータ
ARMv8-A AEM 汎用クラスタパラメータ
ARMv8-A AEM アボートパラメータ
ARMv8-A AEM GIC パラメータ
ARMv8-A AEM 汎用コアパラメータ
ARMv8-A AEM 暗号方式パラメータ
ARMv8-A AEM 汎用キャッシュパラメータ
ARMv8-A AEM L2 キャッシュコントローラパラメータ
ARMv8-A AEM TLB パラメータ
ARMv8-A AEM メモリパラメータ
ARMv8-A AEM デバッグアーキテクチャパラメータ
ARMv8-A AEM メッセージパラメータ
ARMv8-A AEM シミュレータパラメータ
ARMv8-A AEM セミホスティングパラメータ
ARMv8-A AEM バウンダリ機能およびアーキテクチャチェッカ
ARMv8-A AEM IMPLEMENTATION DEFINED 機能
VE と CoreTile ハードウェアとモデルの相違点
VE メモリマップ
VE メモリのエイリアス生成
VE モデルにない機能
VE モデルで部分的に実装されている機能
VE プロセッサモデルの制約
VE タイミングの注意事項
MPS FVP に関するプログラマ用リファレンス
MPS モデルメモリマップ
MPS レジスタ
MPS プロセッサシステムレジスタ
MPS DUT システムレジスタ
MPS 文字列 LCD レジスタ
MPS メモリのコンフィギュレーションおよび再マップ
MPS スイッチ
MPS 7 セグメントディスプレイ
MPS パラメータ
MPS 視覚化パラメータ
MPS DUT パラメータ
MPS 端末のパラメータ
MPS プロセッサパラメータ
MPS ハードウェアとシステムモデルの相違点
MPS モデルにない機能
MPS タイミングの注意事項

List of Tables

1. コアの実行状態を示すアイコンの説明
2. メモリマップ
3. secure_memory オプションの CS2 ペリフェラルメモリマップ
4. CS2 ペリフェラルのメモリマップ
5. CS3 ペリフェラルのメモリマップ
6. カラー LCD コントローラのパラメータ
7. Ethernet のパラメータ
8. システムコントローラのパラメータ
9. システムレジスタのパラメータ
10. UART パラメータ
11. ウォッチドッグパラメータ
12. フラッシュローダパラメータ
13. ホストブリッジパラメータ
14. マルチメディアカード(MMC)のパラメータ
15. VE 端末のパラメータ
16. VFS2 パラメータ
17. 視覚化パラメータ
18. FVP_VE_Cortex-A15xn CoreTile パラメータ
19. FVP_VE_Cortex-A15xn CoreTile パラメータ – 個々のコア
20. 汎用クラスタパラメータ
21. アボートパラメータ
22. GIC パラメータ
23. 汎用コアパラメータ
24. 暗号方式パラメータ
25. 汎用キャッシュパラメータ
26. L2 キャッシュコントローラのパラメータ
27. TLB パラメータ
28. メモリパラメータ
29. デバッグアーキテクチャパラメータ
30. メッセージパラメータ
31. ARMv8-A AEM シミュレータパラメータ
32. セミホスティングパラメータ
33. ARMv8-A AEM シミュレータパラメータ
34. MPS メモリマップの概要
35. MPS プロセッサシステムレジスタ
36. MPS DUT システムレジスタ
37. MPS LCD レジスタ
38. メモリコンフィギュレーション
39. ユーザスイッチ
40. 7 セグメントレジスタ
41. 視覚化パラメータ
42. DUT パラメータ
43. MPS 端末のパラメータ
44. プロセッサパラメータ

著作権

® または ™ のマークが付いた言葉およびロゴは、この著作権情報で別段に規定されている場合を除き、ARM の EU またはその他の国における登録商標および商標です。本書に記載されている他の製品名は、各社の所有する商標です。

本書に記載されている情報の全部または一部、ならびに本書で紹介する製品は、著作権所有者の文書による事前の許可を得ない限り、転用・複製することを禁じます。

本書に記載されている製品は、今後も継続的に開発・改良の対象となります。本書に含まれる製品およびその利用方法についての情報は、ARM が利用者の利益のために提供するものです。したがって当社では、製品の市販性または利用の適切性を含め、暗示的・明示的に関係なく一切の責任を負いません。

本書は、本製品の利用者をサポートすることだけを目的としています。本書に記載されている情報の使用、情報の誤りまたは省略、あるいは本製品の誤使用によって発生したいかなる損失・損傷についても、ARM は一切責任を負いません。

ARM という用語が使用されている場合、"ARM または必要に応じてその子会社" を指します。

機密保持ステータス

本書は非機密扱いであり、本書を使用、複製、および開示する権利は、ARM および ARM が本書を提供した当事者との間で締結した契約の条項に基づいたライセンスの制限により異なります。

製品ステータス

本書の情報は最終版であり、開発済み製品に対応しています。

Revision History
Revision A2014 年 5 月 31 日v8.3 の DUI0575H に基づく v9.0 の新規ドキュメントです。
Copyright © 2014 ARM. All rights reserved.ARM DUI 0837AJ
Non-ConfidentialID092314